您好,欢迎光临有路网!
基于Quartus Prime的数字系统Verilog HDL设计实例详解(第3版)(内容一致,印次、封面或原价不同,统一售价,随机发货)
QQ咨询:
有路璐璐:

基于Quartus Prime的数字系统Verilog HDL设计实例详解(第3版)(内容一致,印次、封面或原价不同,统一售价,随机发货)

  • 作者:周润景 李志 张玉光
  • 出版社:电子工业出版社
  • ISBN:9787121348983
  • 出版日期:2018年10月01日
  • 页数:472
  • 定价:¥99.00
  • 分享领佣金
    手机购买
    城市
    店铺名称
    店主联系方式
    店铺售价
    库存
    店铺得分/总交易量
    发布时间
    操作

    新书比价

    网站名称
    书名
    售价
    优惠
    操作

    图书详情

    内容提要
    本书以语法与实例结合的方式来讲解可编程逻辑器件的设计方法,软件开发平台为Altera公司的Quartus Prime 16.1 FPGA/CPLD设计软件。本书由浅入深地介绍了利用Quartus Prime进行数字系统开发的设计流程、设计思想和设计技巧。书中的例子非常丰富,既有简单的数字逻辑电路实例,也有复杂的数字系统设计实例。
    目录
    第1章 Quartus Prime开发流程
    1.1 Quartus Prime软件综述
    1.2 设计输入
    1.3 约束输入
    1.4 综合
    1.5 布局布线
    1.6 仿真
    1.7 编程与配置
    第2章 Quartus Prime的使用
    2.1 原理图和图表模块编辑
    2.2 文本编辑
    2.3 混合编辑(自底向上设计)
    2.4 混合编辑(自顶向下设计)
    第3章 第三方EDA工具的使用
    3.1 第三方EDA工具简介
    3.2 ModelSim仿真工具的使用
    3.2.1 仿真简介
    3.2.2 ModelSim简介
    3.2.3 使用ModelSim进行功能仿真
    3.2.4 使用ModelSim进行时序仿真
    3.2.5 在Quartus Prime中调用ModelSim进行仿真
    3.2.6 ModelSim仿真工具的**应用
    3.3 Synplify Premier综合工具的使��
    3.3.1 Synplify/Synplify Pro/Synplify Premier简介
    3.3.2 Synplify Premier综合流程
    3.3.3 Synplify Premier的其他综合技巧
    第4章 Verilog HDL语言概述及基本要素
    4.1 Verilog HDL语言简介
    4.2 Verilog HDL设计流程
    4.3 程序模块的说明
    4.4 Verilog HDL 的层次化设计
    4.5 时延
    4.6 Verilog HDL 语言的描述形式
    4.7 Verilog HDL语言基本要素
    4.7.1 标志符
    4.7.2 注释
    4.7.3 格式
    4.7.4 系统任务和函数
    4.7.5 编译指令
    4.7.6 逻辑数值
    4.7.7 常量
    4.7.8 数据类型
    4.7.9 运算符和表达式
    第5章 行为描述语句
    5.1 触发事件控制
    5.2 条件语句
    5.3 循环语句
    5.4 逻辑验证与Testbench编写
    5.5 状态机
    第6章 门电路设计范例
    6.1 与非门电路
    6.2 或非门电路
    6.3 异或门电路
    6.4 三态门电路
    6.5 单向总线缓冲器
    6.6 双向总线缓冲器
    6.7 使用always 过程语句描述的简单算术逻辑单元
    第7章 组合逻辑电路设计范例
    7.1 编码器
    7.1.1 8线―3线编码器
    7.1.2 8线―3线优先编码器
    7.2 译码器
    7.2.1 3线―8线译码器
    7.2.2 BCD―七段显示译码器
    7.3 数据选择器
    7.3.1 4选1数据选择器
    7.3.2 8选1数据选择器
    7.3.3 2选1数据选择器
    7.4 数据分配器
    7.5 数值比较器
    7.6 加法器
    7.6.1 半加器
    7.6.2 全加器
    7.6.3 4位全加器
    7.6.4 16位加法器
    7.7 减法器
    7.7.1 半减器
    7.7.2 全减器
    7.7.3 4位全减器
    7.8 七人投票表决器
    7.9 乘法器
    第8章 触发器设计范例
    8.1 R-S触发器
    8.2 J-K触发器
    8.3 D触发器
    8.4 T触发器
    第9章 时序逻辑电路设计范例
    9.1 同步计数器
    9.1.1 同步4位二进制计数器
    9.1.2 同步二十四进制计数器
    9.1.3 模为60的BCD码加法计数器
    9.2 异步计数器
    9.3 减法计数器
    9.4 可逆计数器
    9.5 可变模计数器
    9.5.1 无置数端的可变模计数器
    9.5.2 有置数端的可变模计数器
    9.6 寄存器
    9.7 锁存器
    9.8 移位寄存器
    9.8.1 双向移位寄存器
    9.8.2 串入/串出移位寄存器
    9.8.3 串入/并出移位寄存器
    9.8.4 并入/串出移位寄存器
    9.9 顺序脉冲发生器
    9.10 序列信号发生器
    9.11 分频器
    9.11.1 偶数分频器
    9.11.2 奇数分频器
    9.11.3 半整数分频器
    第10章 存储器设计范例
    10.1 只读存储器(ROM)
    10.2 随机存储器(RAM)
    10.3 堆栈
    10.4 FIFO
    第11章 数字系统设计范例
    11.1 跑马灯设计
    11.2 8位数码扫描显示电路设计
    11.3 4×4键盘扫描电路设计
    11.4 数字频率计
    11.5 乒乓游戏机
    11.6 交通控制器
    11.7 数字钟
    11.8 自动售货机
    11.9 出租车计费器
    11.10 电梯控制器
    第12章 可参数化宏模块和IP核的使用
    12.1 ROM、RAM、FIFO的使用
    12.2 乘法器和锁相环的使用
    12.3 正弦信号发生器
    12.4 NCO IP核的使用
    第13章 基于FPGA的射频热疗系统
    13.1 **热疗的生物学与物理学技术概论
    13.1.1 热疗的生物学方面
    13.1.2 热疗的物理技术方面
    13.2 温度场特性的仿真
    13.3 射频热疗系统设计
    13.4 系统硬件电路设计
    13.4.1 硬件整体结构
    13.4.2 高精度数字温度传感器DS18B20
    13.4.3 Cyclone Ⅳ系列FPGA器件的特点
    13.4.4 Cyclone Ⅳ GX器件的配置电路设计
    13.4.5 电源电路
    13.4.6 驱动电路设计
    13.5 软件实现
    13.5.1 系统软件设计电路
    13.5.2 温度测量模块
    13.5.3 指定温度设置模块
    13.5.4 控制算法的选择与设计
    13.5.5 信号调制
    13.5.6 温度显示模块
    13.5.7 分频模块
    13.6 温度场测量与控制的实验
    13.6.1 实验材料和方法
    13.6.2 实验结果
    13.6.3 实验结果分析
    13.7 结论
    第14章 基于FPGA的直流电机伺服系统
    14.1 电机控制发展概况
    14.2 系统控制原理
    14.3 算法设计
    14.4 系统硬件设计原理
    14.5 系统软件设计原理
    14.5.1 系统软件设计电路
    14.5.2 AD1674控制模块
    14.5.3 ADC0809控制模块
    14.5.4 反馈控制模块
    14.5.5 前馈控制模块
    14.5.6 前馈和反馈量求和模块
    14.5.7 过电流控制模块
    14.5.8 PWM波生成模块
    14.5.9 分频模块
    14.6 系统调试及结果分析
    14.6.1 硬件调试
    14.6.2 可靠性、维修性、**性分析
    14.6.3 软件调试
    14.7 结论

    与描述相符

    100

    北京 天津 河北 山西 内蒙古 辽宁 吉林 黑龙江 上海 江苏 浙江 安徽 福建 江西 山东 河南 湖北 湖南 广东 广西 海南 重庆 四川 贵州 云南 西藏 陕西 甘肃 青海 宁夏 新疆 台湾 香港 澳门 海外