您好,欢迎光临有路网!
CPLD/FPGA与ASIC设计实践教程
QQ咨询:
有路璐璐:

CPLD/FPGA与ASIC设计实践教程

  • 作者:陈赜
  • 出版社:科学出版社
  • ISBN:9787030160362
  • 出版日期:2005年01月01日
  • 页数:263
  • 定价:¥25.00
  • 分享领佣金
    手机购买
    城市
    店铺名称
    店主联系方式
    店铺售价
    库存
    店铺得分/总交易量
    发布时间
    操作

    新书比价

    网站名称
    书名
    售价
    优惠
    操作

    图书详情

    内容提要
    本书共分8章,主要内容包括可编程逻辑器件基础、现代EDA技术应用设计实践、数字系统与VerilogHDL描述、VerilogHDL基础、VerilogHDL设计进接与设计技巧、DEA技术综合设计实验举例、设计实验项目。
    目录
    第1章绪论1.1EDA技术的发展史1.2CPLD/FPGA的发展史1.2.1数字集成电路的分类1.2.2可编程逻辑器件的发展史1.3EDA技术的基本设计方法1.3.1数字电路设计的基本方法1.3.2现代数字系统的设计方法1.3.3CPLD/FPGA设计流程1.4常用EDA设计工具介绍1.4.1电子电路设计与仿真工具1.4.2PCB设计软件1.4.3IC设计软件1.4.4CPLD/FPGA设计工具思考与练习题第2章可编程逻辑器件基础2.1PLD器件及其分类2.1.1PLD器件2.1.2PLD的分类2.2可编程逻辑器件结构简介2.2.1标准门单元.电路示意及PAL等效图2.2.2PLD的逻辑表示方法2.2.3PLD的基本结构2.3CPLD/FPGA的结构和原理2.3.1EPLD和CPLD的基本结构2.3.2FPGA的基本结构2.4CPLD/FPGA器件的编程2.4.1Altera公司的EPLD/CPLD器件及配置与编程2.4.2Lattice公司的ISP-CPLD器件及编程2.4.3Xilinx公司的CPLD/FPGA器件的编程2.4.4CPLD/FPGA通用下载2.5边界扫描测试技术思考与练习题第3章EDA工具应用设计实践3.1QuartusⅡ简介3.2QuartusⅡ的使用方法3.2.1原理图输入法3.2.2HDL输入法思考与练习题第4章数字系统与VerilogHDL描述4.1VerilogHDL的一般结构4.1.1电子系统.电路.模块4.1.2VerilogHDL模块的结构4.1.3VerilogHDL模块的描述4.2数字电路的VerilogHDL模型与设计4.2.1交通灯监视电路设计4.2.24位二进制数/8421BCD码4.2.3函数发生器设计4.2.4四选一数据选择器4.2.5三进制计数器设计4.2.6移位寄存器设计4.2.7伪随机序列信号发生器设计思考与练习题第5章VerilogHDL语言基础5.1为什么要用VerilogHDl5.1.1VerilogHDL的发展史5.1.2传统数字电路设计方法的回顾5.2VerilogHDL基础语法5.2.1词法5.2.2数据类型5.2.3运算符及表达式*5.2.4系统任务与系统函数5.3VerilogHDL行为描述5.3.1行为描述的结构5.3.2语句块5.3.3控制语句5.3.4赋值语句5.3.5任务与函数结构5.3.6时序控制5.3.7用户定义的原语思考与练习题第6章VerUogHDL设计实例与设计进阶6.1组合逻辑电路设计6.1.1基本的门电路6.1.2数据比较器6.1.3编码器和译码器设计6.2时序逻辑电路设计6.2.1触发器设计6.2.2数据锁存器设计6.2.3数据寄存器设计6.2.4移位寄存器设计6.2.5计数器设计6.3状态机设计6.3.1状态机的结构6.3.2利用VerilogHDL设计状态机6.4设计方法与技巧6.4.1综合的一般原则6.4.2HDL编码指导6.4.3如何消除毛刺6.4.4阻塞赋值与非阻塞赋值的区别6.4.5代码对综合的影响6.4.6用always块实现较复杂的组合逻辑电路6.4.7VerilogHDL中函数的使用6.4.8VerilogHDL中任务的使用思考与练习题第7章综合设计实例7.1篮球30s可控计时器设计7.2设计汽车尾灯控制电路7.3交通控制灯逻辑电路设计7.4简易电子钟设计7.5环形计数器与扭环形计数器7.6洗衣机控制电路设计7.78位可逆计数器和三角波发生器7.8简易数字频率计思考与练习题第8章设计实验项目8.1可逆四位码变换器8.2可逆计数器8.3设计一个步进电机脉冲分配器电路8.4伪随机信号产生器8.5舞台彩灯控制电路8.6数字跑表电路设计8.7设计一个闹时电路8.8设计一个校时电路8.9设计一个交通灯控制器8.10设计一个顺序控制器8.11数字频率计设计8.12设计一个数字电控密码锁8.13多功能数字钟设计参考文献附录重VerilogHDL关键字附录2现代EDA技术综合实验系统简介
    编辑推荐语
    本书以大规模可编程逻辑器件为基础,详细分析了PLD、CPLD/FPGA器件的原理、设计选型、开发流程、配置和下载电路;介绍了Verilog HDL语言和EDA设计软件;通过实例介绍了利用现代EDA技术设计数字电路和数字系统的方法。
    主要内容为:第1,2章介绍了EDA技术和可编程逻辑器件的原理、常用的EDA设计软件、CPLD/FPGA器件的一些性能指标、CPLD/FPGA器件的编程方法和下载电路;第3章介绍了Altera公司的Quartus H设计软件的使用;第4,5章介绍了电子电路与Verilog HDL语言,以数字电路与逻辑设计为基础,分析了利用Verilog HDL描述数字电路的方法;第6章首先按照数字电路与逻辑设计课程的顺序,通过实例说明了常用数字逻辑电路的实现方法,然后讨论了利用Verilog HDL设计可综合的数字电路的一些设计方法与技巧;第7,8章主要介绍了综合性设计实验;*后给出了一些经典的数字电路设计练习项目。
    本书可用作高等院校电类、机电类或非电类专业的研究生、本科生和专科生教材,也可作为电子系统设计工程技术人员学习EDA技术的参考书。

    与描述相符

    100

    北京 天津 河北 山西 内蒙古 辽宁 吉林 黑龙江 上海 江苏 浙江 安徽 福建 江西 山东 河南 湖北 湖南 广东 广西 海南 重庆 四川 贵州 云南 西藏 陕西 甘肃 青海 宁夏 新疆 台湾 香港 澳门 海外